# P3 单周期CPU设计文档

# 设计概述

- 设计的处理器为32位单周期处理器
- 处理器支持的指令集为 add, sub, ori, lw, sw, beq, lui, nop等
- nop 为空指令, 其机器码为 0x000000000, 不进行任何有效行为, 如修改寄存器等
- add, sub 按无符号加减法处理,不考虑溢出

# 顶层设计

参考了《数字设计与计算机体系结构》图7-14,在实际设计上略有改动。



# 需求分析

# R型指令

add: 无符号加

|    | 31                                                                            | 26                          | 25                                                      | 21           | 20 |    | 16 | 15 |         | 11   | 10         | 6 | 5 |               | 0 |
|----|-------------------------------------------------------------------------------|-----------------------------|---------------------------------------------------------|--------------|----|----|----|----|---------|------|------------|---|---|---------------|---|
| 编码 |                                                                               | special rs                  |                                                         |              |    | rt |    |    | rd      |      | 0<br>00000 |   |   | add<br>100000 |   |
|    | 6                                                                             |                             | 5 5 5 6                                                 |              |    |    |    |    |         | 6    |            |   |   |               |   |
| 格式 | add ro                                                                        | d, rs, rt                   |                                                         |              |    |    |    |    |         |      |            |   |   |               |   |
| 描述 | GPR[rd] ← GPR[rs]+GPR[rt]                                                     |                             |                                                         |              |    |    |    |    |         |      |            |   |   |               |   |
| 操作 | if ten<br>Si<br>else                                                          | np <sub>32</sub> 7<br>gnalE | PR[rs] <sub>31</sub> temp <sub>31</sub> Exception  temp | the<br>on(Ir | n  |    |    |    | ] 31  0 | GPR[ | rt])       |   |   |               |   |
| 示例 | add \$s1, \$s2, \$s3                                                          |                             |                                                         |              |    |    |    |    |         |      |            |   |   |               |   |
| 其他 | temp <sub>32</sub> ≠ temp <sub>31</sub> 代表计算结果溢出。<br>如果不考虑溢出,则 add 与 addu 等价。 |                             |                                                         |              |    |    |    |    |         |      |            |   |   |               |   |

|    | 31              | 26                    | 25   | 21    | 20   |     | 16 | 15 |    | 11 | 10 |           | 6 | 5 |                | 0 |
|----|-----------------|-----------------------|------|-------|------|-----|----|----|----|----|----|-----------|---|---|----------------|---|
| 编码 | specia<br>00000 |                       |      | rs    |      | rt  |    |    | rd |    | 00 | 0<br>0000 |   |   | addu<br>100001 |   |
|    | 6               |                       |      | 5     |      | 5   |    |    | 5  |    |    | 5         |   |   | 6              |   |
| 格式 | addu ro         | d, r                  | s, r | t     |      |     |    |    |    |    |    |           |   |   |                |   |
| 描述 | GPR[rd]         | ] ←                   | GPR[ | rs] + | GPR[ | rt] |    |    |    |    |    |           |   |   |                |   |
| 操作 | GPR[rd]         | ] ←                   | GPR[ | rs] + | GPR[ | rt] |    |    |    |    |    |           |   |   |                |   |
| 示例 | addu \$         | addu \$s1, \$s2, \$s3 |      |       |      |     |    |    |    |    |    |           |   |   |                |   |
| 其他 |                 |                       |      |       |      |     |    |    |    |    |    |           |   |   |                |   |

# sub: 无符号减

|    | 31 26             | 25 2                        | 21 20 |    | 16 | 15 |    | 11 | 10   | 6  | 5 |               | 0 |
|----|-------------------|-----------------------------|-------|----|----|----|----|----|------|----|---|---------------|---|
| 编码 | special<br>000000 | rs                          |       | rt |    |    | rd |    | 0000 | 00 |   | sub<br>100010 |   |
|    | 6                 | 5                           |       | 5  |    |    | 5  |    | 5    |    |   | 6             |   |
| 格式 | sub rd, rs        | s, rt                       |       |    |    |    |    |    |      |    |   |               |   |
| 描述 | GPR[rd] ←         | GPR[rd] ← GPR[rs] - GPR[rt] |       |    |    |    |    |    |      |    |   |               |   |

| 操作 | <pre>temp ← (GPR[rs]<sub>31</sub>  GPR[rs]) - (GPR[rt]<sub>31</sub>  GPR[rt]) if temp<sub>32</sub> ≠ temp<sub>31</sub> then    SignalException(IntegerOverflow) else    GPR[rd] ← temp<sub>310</sub> endif</pre> |
|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 示例 | sub \$s1, \$s2, \$s3                                                                                                                                                                                             |
| 其他 | temp <sub>32</sub> ≠ temp <sub>31</sub> 代表计算结果溢出。<br>如果不考虑溢出,则 sub 与 subu 等价。                                                                                                                                    |

|    | 31                                                              | 26                          | 25      | 21  | 20   |     | 16 | 15 |    | 11 | 10 | 6   | 5 |                | 0 |
|----|-----------------------------------------------------------------|-----------------------------|---------|-----|------|-----|----|----|----|----|----|-----|---|----------------|---|
| 编码 | special rs                                                      |                             |         |     |      | rt  |    |    | rd |    | 00 | 000 |   | subu<br>100011 |   |
|    | 6                                                               |                             | 5       |     |      | 5   |    |    | 5  |    |    | 5   |   | 6              |   |
| 格式 | subu r                                                          | d, r                        | s, rt   |     |      |     |    |    |    |    |    |     |   |                |   |
| 描述 | GPR[rd                                                          | GPR[rd] ← GPR[rs] - GPR[rt] |         |     |      |     |    |    |    |    |    |     |   |                |   |
| 操作 | GPR[rd                                                          | ] ←                         | GPR[rs] | - ( | GPR[ | rt] |    |    |    |    |    |     |   |                |   |
| 示例 | subu \$                                                         | subu \$s1, \$s2, \$s3       |         |     |      |     |    |    |    |    |    |     |   |                |   |
| 其他 | subu 不考虑减法溢出。例如 0x0000_0000 - 0xFFFF_FFF = 0x0000_0001,即结果为非负值。 |                             |         |     |      |     |    |    |    |    |    |     |   |                |   |

P3使用add和sub的funct字段,但实现addu和subu的功能,即不考虑溢出。

# I型指令

## ori: 或立即数

|    | 31            | 26       | 25      | 21   | 20   |      | 16  | 15           |           | 0 |
|----|---------------|----------|---------|------|------|------|-----|--------------|-----------|---|
| 编码 | ori<br>001101 |          | rs      |      |      | rt   |     |              | immediate |   |
|    | 6             |          | 5       |      |      | 5    |     |              | 16        |   |
| 格式 | ori rt,       | rs       | , immed | iate |      |      |     |              |           |   |
| 描述 | GPR[rt]       | <b>←</b> | GPR[rs] | OR   | imme | edia | te  |              |           |   |
| 操作 | GPR[rt]       | <b>←</b> | GPR[rs] | OR   | zero | _ех  | ten | d(immediate) |           |   |
| 示例 | ori \$s1      | , \$     | s2, 0x5 | 5AA  |      |      |     |              |           |   |
| 其他 |               |          |         |      |      |      |     |              |           |   |

# lw: 加载字

|    | 31 26                               | 25 21                              | 20 16 | 15 0   |  |  |  |  |  |
|----|-------------------------------------|------------------------------------|-------|--------|--|--|--|--|--|
| 编码 | lw<br>100011                        | base                               | rt    | offset |  |  |  |  |  |
|    | 6                                   | 5                                  | 5     | 16     |  |  |  |  |  |
| 格式 | lw rt, off                          | set (base)                         |       |        |  |  |  |  |  |
| 描述 | GPR[rt] ←                           | GPR[rt] ← memory[GPR[base]+offset] |       |        |  |  |  |  |  |
| 操作 | Addr ← GPR[base] + sign_ext(offset) |                                    |       |        |  |  |  |  |  |

|    |   | GPR[rt] ← memory[Addr]                                  |
|----|---|---------------------------------------------------------|
| 示任 | 例 | lw \$v1, 8(\$s0)                                        |
| 约  | 束 | Addr 必须是 4 的倍数(即 Addr <sub>10</sub> 必须为 00), 否则产生地址错误异常 |

# sw: 存储字

|    | 31                                                      | 26                                 | 25 | 21 | 20 |      | 16  | 15   |        | 0 |
|----|---------------------------------------------------------|------------------------------------|----|----|----|------|-----|------|--------|---|
| 编码 | sw<br>101011                                            | sw<br>101011                       |    | e  |    | rt   |     |      | offset |   |
|    | 6                                                       | 6 5 5 16                           |    |    |    |      |     |      | 16     |   |
| 格式 | sw rt, offset(base)                                     |                                    |    |    |    |      |     |      |        |   |
| 描述 | memory                                                  | memory[GPR[base]+offset] ← GPR[rt] |    |    |    |      |     |      |        |   |
| 操作 | Addr ← memory[                                          |                                    |    |    |    | ext( | off | set) |        |   |
| 示例 | sw \$v1, 8(\$s0)                                        |                                    |    |    |    |      |     |      |        |   |
| 约束 | Addr 必须是 4 的倍数(即 Addr <sub>10</sub> 必须为 00), 否则产生地址错误异常 |                                    |    |    |    |      |     |      |        |   |

# beq: 相等时转移

|    | 31                              | 26   | 25      | 21 | 20 |     | 16   | 15             | 0 |
|----|---------------------------------|------|---------|----|----|-----|------|----------------|---|
| 编码 | beq<br>000100                   |      | rs      |    |    | rt  |      | offset         |   |
|    | 6                               |      | 5       |    |    | 5   |      | 16             |   |
| 格式 | beq rs,                         | rt   | , offse | t  |    |     |      |                |   |
| 描述 | if (GPR[rs] == GPR[rt]) then 转移 |      |         |    |    |     |      |                |   |
| 操作 | else                            | - P( |         |    |    | ten | d(of | fset $\ 0^2$ ) |   |
| 示例 | beq \$s1,                       | , \$ | s2, -2  |    |    |     |      |                |   |
| 其他 |                                 |      |         |    |    |     |      |                |   |

# lui: 立即数加载至高位

|    | 31           | 26                    | 25   | 21        | 20 |   | 16 | 15        | 0  |
|----|--------------|-----------------------|------|-----------|----|---|----|-----------|----|
| 编码 | lui<br>00111 | lui 0<br>001111 00000 |      |           | rt |   |    | immediate |    |
|    | 6            |                       |      | 5         |    | 5 |    |           | 16 |
| 格式 | lui rt       | , im                  | medi | ate       |    |   |    |           |    |
| 描述 | GPR[rt       | ] ←                   | imme | ediate  0 | 16 |   |    |           |    |
| 操作 | GPR[rt       | ] ←                   | imme | ediate  0 | 16 |   |    |           |    |
| 示例 | lui \$s      | lui \$s1, 0x55AA      |      |           |    |   |    |           |    |
| 其他 |              |                       |      |           |    |   |    |           |    |

# 其他

略

# 模块定义

## IFU(取指令单元)

内部包括 PC (程序计数器) 、IM (指令存储器) 及相关逻辑。

PC 用寄存器实现,应具有**异步复位**功能,复位值为起始地址。

起始地址: 0x00003000。

地址范围: 0x00003000 ~ 0x00006FFF。

IM用ROM实现,容量为4096 × 32bit。

IM实际地址宽度仅为12位,需要使用恰当的方法将PC中储存的地址同IM联系起来。

#### PC的处理方法:

- PC的变化范围为0x00003000 ~ 0x00006FFF, 考虑使用PC<sup>'</sup> = PC 0x00003000, 则PC<sup>'</sup>的范 围为0x00000000-0x00003FFF, 不仅保证PC和PC<sup>'</sup>在数值上——对应, 而且在设计处理时更加方 便。
- 注意,输出是需要输出PC的值,而不是PC<sup>'</sup>。
- IM的实际地址宽度为12位,而PC的有效位数(可能发生变化的位数)为低14位。因为ROM是按字寻址,在从IM读取指令时只需要用PC[13:2]作为地址,就可以正确读取数据。

#### 端口定义

表2-1-1 IFU模块端口定义

| 信号名          | 方向 | 描述                                                   |
|--------------|----|------------------------------------------------------|
| clk          | I  | 时钟信号                                                 |
| reset        | I  | <b>异步</b> 复位信号,将PC置0                                 |
| branch       | I  | 是否执行beq指令<br>branch为0: 不执行beq指令<br>branch为1: 执行beq指令 |
| offset[31:0] | I  | 符号扩展后的偏移量(来自beq指令)                                   |
| Instr[31:0]  | 0  | 输出IM中PC地址上的指令                                        |
| PC           | 0  | 输出当前PC的值                                             |

#### 功能定义

表2-1-2 IFU模块功能定义

| 序号 | 功能        | 描述                                                                                                                   |
|----|-----------|----------------------------------------------------------------------------------------------------------------------|
| 1  | 异步复位      | reset置1时,将PC <sup>'</sup> 置为0x00000000                                                                               |
| 2  | 更新下一个PC的值 | 时钟上升沿来临时,将下一个PC的值存入寄存器 $PC' \rightarrow PC' + 4$ $PC' \rightarrow PC' + 4 + offset PC' \rightarrow PC' + 4 + offset$ |

## 实现

## 整体



细节



# GRF(寄存器文件)

使用具有写使能功能的寄存器实现,寄存器总数为32个,具有异步复位功能。

其中, 0号寄存器(\$zero)的值始终保持为0。其他的寄存器初始值(复位后)均为0, 无需专门设置。

#### 端口定义

表2-2-1 GRF模块端口定义

| 信号名       | 方向 | 描述                                            |
|-----------|----|-----------------------------------------------|
| clk       | I  | 时钟信号                                          |
| reset     | I  | <b>异步</b> 复位信号,将32个寄存器中的值全部清零<br>1:复位<br>0:无效 |
| WE        | I  | 写使能信号<br>1:可向GRF中写入数据<br>0:不能向GRF中写入数据        |
| A1[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个,将其中存储的数据读出到RD1          |
| A2[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个,将其中存储的数据读出到RD2          |
| A3[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个将WD中的数据写入                |
| WD[31:0]  | I  | 32位数据输入信号                                     |
| RD1[31:0] | 0  | 输出A1指定的寄存器中的32位数据                             |
| RD2[31:0] | 0  | 输出A2指定的寄存器中的32位数据                             |

#### 功能定义

表2-2-2 GRF模块功能定义

| 序号 | 功能       | 描述                                                              |
|----|----------|-----------------------------------------------------------------|
| 1  | 异步<br>复位 | reset信号置1时,所有寄存器存储的数值清零,其行为与logisim自带部件register<br>的reset接口完全相同 |
| 2  | 读数<br>据  | 读出A1,A2地址对应寄存器中所存储的数据到对应的RD1,RD2                                |
| 3  | 写数<br>据  | 当WE <b>有效且时钟上升沿来临</b> 时,将WD写入A3所对应的寄存器中                         |

# 实现

## 整体



### 细节

参考PO\_LO\_GRF 一题的实现。



## ALU(算术逻辑单元)

提供 32 位加、减、或运算及大小比较功能。

加减法按无符号处理(不考虑溢出)。

### 端口定义

表2-3-1 ALU模块端口定义

| 信号名          | 方向 | 描述                                   |  |  |  |
|--------------|----|--------------------------------------|--|--|--|
| A[31:0]      | I  | 第一个32位计算数                            |  |  |  |
| B[31:0] I    |    | 第二个32位计算数                            |  |  |  |
| ALUop[2:0] I |    | 指定ALU进行的计算                           |  |  |  |
| res[31:0]    | 0  | 运算结果                                 |  |  |  |
| zero 0       |    | 标志A-B的结果是否为0<br>若A-B为0, zero置1, 否则置0 |  |  |  |

## 功能定义

表2-3-2 ALU模块功能定义

| ALUop  | 功能     | 描述                                                  |
|--------|--------|-----------------------------------------------------|
| 3'b000 | 加运算    | res = A + B, 不考虑溢出                                  |
| 3'b001 | 减运算    | res = A - B, 不考虑溢出<br>若res为0(A == B), 则zero置1, 否则置0 |
| 3'b010 | 或运算    | res = A   B                                         |
| 3'b011 | B置高16位 | res = B $   10^{16}$                                |

多余的ALUop为扩展指令预留。

## 实现

## 整体



#### 细节



## DM(数据存储器)

起始地址: 0x00000000.

地址范围: 0x00000000 ~ 0x00002FFF。

RAM 应使用**双端口模式**,即设置 RAM 的 Data Interface 属性为 Separate load and store

ports.

#### 端口定义

表2-4-1 DM模块端口定义

| 信号名      | 方向 | 描述                            |  |
|----------|----|-------------------------------|--|
| clk      | I  | 时钟信号                          |  |
| reset    | I  | 异步复位信号,将DM内的RAM重置为0           |  |
| WE       | I  | 写使能信号,WE为1时,允许写入数据;WE为0时,禁止写入 |  |
| A[31:0]  | I  | 需要进行读/写操作的地址                  |  |
| WD[31:0] | I  | 写入RAM的32位输入数据                 |  |
| RD[31:0] | 0  | 从RAM读出的32位输出数据                |  |

### 功能定义

表2-4-2 DM模块功能定义

| 序号 | 功能   | 描述                                          |
|----|------|---------------------------------------------|
| 1  | 异步复位 | reset置1时,异步重置RAM内存为0                        |
| 2  | 写数据  | 当WE <b>有效且时钟上升沿到来</b> 时,将WD中的数据写入A对应的RAM地址中 |
| 3  | 读数据  | 读取A对应的RAM地址中存储的数据到RD                        |

## 实现

### 整体



### 细节



# EXT(扩展单元)

使用Logisim内置的Bit Extender。

## 端口定义

表2-5-1 EXT模块端口定义

| 信号名          | 方向 | 描述          |
|--------------|----|-------------|
| num[15:0]    | I  | 需要扩展的16位立即数 |
| sel          | I  | 指定进行扩展的方式   |
| result[31:0] | 0  | 扩展完成的32位数   |

### 功能定义

表2-5-2 EXT模块功能定义

| sel  | 功能   | 描述                        |
|------|------|---------------------------|
| 1'b0 | 零扩展  | result = zero_extend(num) |
| 1'b1 | 符号扩展 | result = sign_extend(num) |

## 实现

#### 整体



### 细节



# Controller(控制器)

使用与或门阵列构造控制信号。

和逻辑的功能是**识别**,将输入的机器码识别为相应的指令;或逻辑的功能是**生成**,根据输入的指令的不同,产生不同的控制信号。

### 端口定义

表2-6-1 Controller模块端口定义

| 信号名        | 方向 | 描述                                                                                                 |  |
|------------|----|----------------------------------------------------------------------------------------------------|--|
| op[5:0]    | I  | 32位指令Instr[31:26]                                                                                  |  |
| funct[5:0] | I  | 32位指令Instr[5:0]                                                                                    |  |
| RegDst     | 0  | 指定数据写入的寄存器序号<br>RegDst为0时,写入的寄存器序号来自Instr[20:16],对应I型指令<br>RegDst为1时,写入的寄存器序号来自Instr[15:11],对应R型指令 |  |
| ALUSrc     | 0  | 指定ALU第二个运算数是否是立即数<br>ALUSrc为0时,运算数来自GRF<br>ALUSrc为1时,运算数为立即数                                       |  |
| MemToReg   | 0  | 指定写入GRF的数据的来源<br>MemToReg为0时,数据为ALU的输出res<br>MemToReg为1时,数据为DM的输出RD                                |  |
| RegWrite   | 0  | 是否向GRF中写入数据                                                                                        |  |
| MemWrite   | 0  | 是否向DM中写入数据                                                                                         |  |
| beq        | 0  | 是否为beq指令                                                                                           |  |
| Ext0p      | 0  | 指定EXT进行立即数扩展的方式 ExtOp为0时,EXT进行零扩展<br>ExtOp为1时,EXT进行符号扩展                                            |  |

# 功能定义

表2-6-2 Controller模块功能定义

| 序号 | 功能     | 描述     |
|----|--------|--------|
| 1  | 生成控制信号 | 生成控制信号 |

## 实现

### 整体



细节





# 重要机制实现方法

# 控制信号的生成

表3-1-1 控制信号生成真值表

|            | add    | sub    | ori      | lw        | SW     | beq    | lui    |
|------------|--------|--------|----------|-----------|--------|--------|--------|
| funct      | 100000 | 100010 | undefine | undefined |        |        |        |
| ор         | 000000 | 000000 | 001101   | 100011    | 101011 | 000100 | 001111 |
| RegDst     | 1      | 1      | 0        | 0         | Х      | Х      | 0      |
| ALUSrc     | 0      | 0      | 1        | 1         | 1      | 0      | 0      |
| MemToReg   | 0      | 0      | 0        | 1         | X      | X      | 0      |
| RegWrite   | 1      | 1      | 1        | 1         | 0      | 0      | 1      |
| MemWrite   | 0      | 0      | 0        | 0         | 1      | 0      | 0      |
| beq        | 0      | 0      | 0        | 0         | 0      | 1      | 0      |
| Extop      | X      | Χ      | 0        | 1         | 1      | Х      | X      |
| ALUop[2:0] | 3'b000 | 3'b001 | 3'b010   | 3'b000    | 3'b000 | 3'b001 | 3'b011 |

# beq指令的执行判断

beq指令执行的两个条件:

- Controller判断为beq指令;
- GPR[rs] = GPR[rt], 即ALU的zero信号为1。



其中亮绿色为zero信号。

# 测试方案

# 测试代码1

```
1 ori $t0,$0,156
   ori $t2,$0,135
 3 ori $a3,$a3,1035
 4
   lui $a1,101
 5
   ori $a1,$0,2211
 6
   nop
 7
   loop:
 8
   beq $t3,$t2,end
   ori $t4,8
9
10
   lui $s6,170
11 add $t3,$t3,$t4
   add $t3,$t2,$0
12
13
   lw $s0,4($t1)
14
   out:
15
   add $t2,$t2,$t1
   sub $t3,$t2,$0
16
17
   beq $t3,$t2,loop
18
   end:
19
   lui $v0,11111
```

#### 导出为

```
v2.0 raw
 2
   3408009c
 3
   340a0087
   34e7040b
 4
 5
   3c050065
   340508a3
 6
 7
   00000000
 8
   116a0008
 9
   358c0008
10
   3c1600aa
11
   016c5820
   01405820
12
13
   8d300004
14
   01495020
15 01405822
   116afff7
16
17
    3c022b67
```

#### 结果如下:

### GRF中的寄存器



MARS上的运行结果

| Name          | Number | Value      |
|---------------|--------|------------|
| \$zero        | 0      | 0x00000000 |
| \$at          | 1      | 0x00000000 |
| \$ <b>v</b> 0 | 2      | 0x2b670000 |
| \$v1          | 3      | 0x00000000 |
| \$a0          | 4      | 0x00000000 |
| \$a1          | 5      | 0x000008a3 |
| \$a2          | 6      | 0x00000000 |
| \$a3          | 7      | 0x0000040b |
| \$t0          | 8      | 0x0000009c |
| \$t1          | 9      | 0x00000000 |
| \$t2          | 10     | 0x00000087 |
| \$t3          | 11     | 0x00000087 |
| \$t4          | 12     | 0x00000008 |
| \$t5          | 13     | 0x00000000 |
| \$t6          | 14     | 0x00000000 |
| \$t7          | 15     | 0x00000000 |
| \$s0          | 16     | 0x00000000 |
| \$s1          | 17     | 0x00000000 |
| \$s2          | 18     | 0x00000000 |
| \$s3          | 19     | 0x00000000 |
| \$s4          | 20     | 0x00000000 |
| \$s5          | 21     | 0x00000000 |
| \$s6          | 22     | 0x00aa0000 |
| \$s7          | 23     | 0x00000000 |
| \$t8          | 24     | 0x00000000 |
| \$t9          | 25     | 0x00000000 |
| \$k0          | 26     | 0x00000000 |
| \$k1          | 27     | 0x00000000 |
| \$gp          | 28     | 0x00001800 |
| \$sp          | 29     | 0x00002ffc |
| \$fp          | 30     | 0x00000000 |
| \$ra          | 31     | 0x00000000 |
| pc            |        | 0x00003040 |
| hi            |        | 0x00000000 |
| 10            |        | 0x00000000 |

发现是完全一致的。

# 思考题

1. 上面我们介绍了通过 FSM 理解单周期 CPU 的基本方法。请大家指出单周期 CPU 所用到的模块中,哪些发挥状态存储功能,哪些发挥状态转移功能。

状态存储: GRF、DM

状态转移: IFU、ALU、EXT、Controller

2. 现在我们的模块中 IM 使用 ROM, DM 使用 RAM, GRF 使用 Register, 这种做法合理吗? 请给出分析,若有改进意见也请一并给出。

我认为是合理的。

IM只需要被读取,而ROM是只读的,下次打开文件时内存依然存在,且运行过程中不会被篡改;

DM需要支持读、写功能,一个时钟周期内只会进行读、写的其中一种操作。RAM即可支持读写操作,又在占用空间上优于寄存器文件。

GRF需要支持读、写功能,且与ALU直接相连,对读、写速度要求较高,故使用寄存器文件。

- 3. 在上述提示的模块之外,你是否在实际实现时设计了其他的模块?如果是的话,请给出介绍和设计的思路。并未设计新的模块。
- 4.事实上,实现 nop 空指令,我们并不需要将它加入控制信号真值表,为什么?

Controller采用与或门阵列实现,读入nop指令时所有的控制信号均保持在低电平,只进行了PC ⇒ PC + 4,而不会产生其他任何操作。

5. 阅读 Pre 的 "MIPS 指令集及汇编语言"一节中给出的测试样例,评价其强度(可从各个指令的覆盖情况,单一指令各种行为的覆盖情况等方面分析),并指出具体的不足之处。

我认为该样例覆盖了该CPU中支持的所有指令,且先由最基本的可独立判断正误的指令进行验证,之后再对更高层的指令的结果正误进行验证,能对CPU的设计起到较为准确的反馈。

可以考虑加入一些32位数、16位无符号数的边界情况,多增加一些目标寄存器为 \$0 的指令,达到更好的测试效果。